Brevet : WO9322838 - CIRCUIT LOGIQUE ASYNCHRONE POUR LE FONCTIONNEMENT DIPHASE
Titre
CIRCUIT LOGIQUE ASYNCHRONE POUR LE FONCTIONNEMENT DIPHASE
N° et date de publication de la demande
WO9322838 - 11/11/1993
Type de la demande
A1
N° et date de dépôt
PCT/DE9300380 - 30/04/1993
N° et date de priorité
DE4214981 - 06/05/1992
Classification CIB
Classification CPC
Famille de brevets
EP0639309A1 ; JPH07506471A ; DE4214981A1 ; WO9322838A1 ; US5479107A
Abrégé
L'invention concerne un circuit logique asynchrone dans lequel une pluralité de lignes d'entrée (I) sont reliées à un bloc logique à canal N (NL) tout comme à un bloc logique à canal P inverse (PL) (Split Transistor Switch Logic). Ce circuit permet d'obtenir des données de sortie significatives à ses sorties (OUT1, OUT2) à chaque fois avant un changement de signal à une sortie de signalisation finale (RDY), et ce, tant sur l'impulsion croissante que sur l'impulsion décroissante d'un signal d'interrogation émis à une entrée d'interrogation (REQ). Le principal avantage de cette invention réside dans le fait qu'elle n'implique pas une grande complexité technique et que comparativement à un autre circuit logique asynchrone à commande d'état équivalent, sa capacité opératoire est double.
INTERVENANTS
Déposant
SIEMENS AG (SIEMENS AKTIENGESELLSCHAFT) - DE
KNAUER KARL - DE
Inventeur
KNAUER KARL (KNAUER, KARL) - DE